AT25SF081B-MAHD-T 產品概述 Adesto? AT25SF081B 是一款串行接口閃存設備,專為各種大容量消費類應用而設計,在這些應用中,程序代碼從閃存中復制到嵌入式或外部 RAM 中以供執行。
AT25SF081B 的靈活擦除架構也非常適合數據存儲,
無需額外的數據存儲設備。AT25SF081B 擦除塊大小經過優化,可滿足當今代碼和數據存儲應用的需求。這意味著可以更有效地使用內存空間。
由于某些代碼模塊和數據存儲段必須駐留在自己的擦除區域中,因此可以大大減少大塊擦除閃存設備中浪費和未使用的內存空間。
這種增加的內存空間允許添加額外的代碼例程和數據存儲段,同時保持相同的整體設備密度。
該設備還包含三個安全寄存器頁面,用于獨特的設備序列化、系統級電子
AT25SF081B-MAHD-T 主要特性
? 兼容串行外設接口 (SPI)? 支持 SPI 模式 0 和 3 (1,1,1)
? 支持雙輸入和雙輸出操作 (1,1,2)? 支持四輸入和四輸出操作 (1,1,4)
? 支持四 XiP(連續讀取模式)操作(1,4,4 和 0,4,4)? 最大工作頻率為 108 MHz
? 提供兩種選項:? 2.7 V ~ 3.6 V 電源電壓? 2.5 V ~ 3.6 V 電源電壓? 支持串行閃存可發現參數 (SFDP、JDES216B)
? OTP 存儲器? 三個受保護的可編程安全寄存器頁(頁大?。?56 字節)
? 64 位工廠可編程 UID 寄存器? 硬件寫保護(WP 引腳)? 軟件寫保護(可編程非易失性控制寄存器)
? 編程和擦除暫停和恢復? 字節編程大?。鹤疃?256 字節? 擦除大小和持續時間?統一的 4 KB 塊擦除(典型值 70 ms)
? 統一的 32 KB 塊擦除(典型值 150 ms)? 統一的 64 KB 塊擦除(典型值 250 ms)? 全芯片擦除(典型值 4 秒)
? 低功耗? 待機電流(25
產品屬性 屬性值 選擇屬性
制造商: Renesas Electronics
產品種類: NOR閃存
RoHS: 詳細信息
安裝風格: SMD/SMT
封裝 / 箱體: UDFN-8
系列: AT25SF081B
封裝: Reel
封裝: Cut Tape
商標: Renesas / Dialog
產品類型: NOR Flash
5000
子類別:Memory & Data Storage
設備操作AT25SF081B 由主機控制器 SPI Master 發送的一組指令控制。SPI Master 通過 SPI 總線與 AT25SF081B 通信,該總線由四個引腳組成:片選 (CS)、串行時鐘 (SCK)、
串行輸入 (SI) 和串行輸出 (SO)。SPI 協議定義了總共四種操作模式(模式 0、1、2 或 3)。AT25SF081B 支持兩種最常見的模式,即 SPI 模式 0 和 3。
對于這些模式,數據在 SCK 的上升沿鎖存,并在 SCK 的下降沿輸出。圖 4:SPI 模式 0 和 35.1 雙輸出讀取 (1-1-2)AT25SF081B 具有雙輸出讀取模式,
允許每個時鐘周期從設備輸出兩位數據以提高吞吐量。為此,SI 和 SO 引腳都用作傳輸數據字節的輸出。使用雙輸出讀取陣列命令,SI 引腳與 SO 引腳一起成為輸出。
5.2 雙 I/O 讀取 (1-2-2)AT25QF128A 支持雙 I/O (1-2-2) 傳輸,可提高吞吐量
讀取陣列命令可用于在指定初始起始地址后通過提供時鐘引腳來順序讀取器件中的連續數據流。器件包含一個內部地址計數器,該計數器在每個時鐘周期自動遞增。
要執行讀取陣列操作,必須先斷言 CS 引腳,然后將適當的操作碼(0Bh 或 03h)輸入器件。輸入操作碼后,
必須輸入三個地址字節以指定要在內存陣列中讀取的第一個字節的起始地址位置。如果 0Bh 操作碼用于讀取陣列操作,則必須在三個地址字節之后將一個額外的虛擬字節輸入器件。
輸入三個地址字節(如果使用操作碼 0Bh,則輸入虛擬字節)后,額外的時鐘周期會導致數據在 SO 引腳上輸出。
數據始終以字節的 MSB 優先輸出。當讀取完內存陣列的最后一個字節(0FFFFFh)。
毅創騰新到現貨:
BTM7741G
NCS2333MUTBG
MBI5039GP-B
SX03-0B00-00
SX07-0B00-02
SX04-0B00-00
AFBR-59E4APZ
CY8C4146AZI-S433
5CGTFD9E5F31I7N
MAX9260GCB/V+T
10M50DAF256C7G
LFE5U-25F-8BG256C
MC9S08AC32CFUER
XCKU5P-2FFVB676I
XCVU7P-2FLVB2104I
CY96F348RSBPMC-GS-UJE2
LTC6813ILWE-1#3ZZTRPBF
XCVU9P-2FLGB2104I3991
XCVU9P-L2FLGA2104E3991
雙輸出讀取陣列命令類似于標準讀取陣列命令,一旦指定了初始起始地址,便可通過提供時鐘引腳來順序讀取來自設備的連續數據流。
與標準讀取陣列命令不同,雙輸出讀取陣列命令允許在每個時鐘周期從設備輸出兩位數據,而不僅僅是一位。要執行雙輸出讀取陣列操作,
必須先斷言 CS 引腳;然后,必須將操作碼 3Bh 輸入設備。輸入操作碼后,必須輸入三個地址字節以指定要在內存陣列中讀取的第一個字節的位置。
在三個地址字節之后,還必須將單個虛擬字節輸入設備。輸入三個地址字節和虛擬字節后,其他時鐘周期會在 SO 和 SI 引腳上輸出數據。數據首先以字節的 MSB 輸出,然后 MSB 在 SO 引腳上輸出。